내용요약 X-Cube, 복수의 칩을 적층해 하나의 반도체로 만드는 3D 적층 기술
고객사에 5, 7나노 EUV 공정 기반 3D 적층 설계 인프라 제공
삼성전자 3차원 적층 기술 'X-Cube'를 적용한 테스트칩. /삼성전자 제공

[한스경제=변동진 기자] 삼성전자가 세계 최초로 7나노 EUV(극자외선) 시스템반도체에 3차원(3D) 적층 기술을 적용하는데 성공했다. 경쟁사보다 1년가량 앞선 것으로 이재용 삼성전자 부회장이 지난해 4월 선포한 '2030년 시스템반도체 1위' 달성에 한 걸음 다가가게 됐다.

삼성전자는 13일 업계에서는 처음으로 7나노 EUV 시스템반도체에 3D 적층 패키지 기술인 'X-Cube(eXtended-Cube)'를 적용한 테스트칩 생산에 성공했다고 밝혔다.

'X-Cube'는 전공정을 마친 웨이퍼 상태의 복수의 칩을 위로 얇게 적층해 하나의 반도체로 만드는 기술이다.

시스템반도체는 통상 중앙처리장치(CPU)·그래픽처리장치(GPU)·신경망처리장치(NPU) 등 로직(연산) 부분과 임시기억공간인 S램 부분을 하나의 칩에 나란히 배치해 설계한다.

즉 'X-cube' 기술은 로직과 S램을 단독으로 설계·생산해 위로 쌓아 올렸다는 점에서 차이가 있다. 회사 측은 이 기술을 통해 전체 칩 면적을 줄이면서도 고용량 메모리 솔루션을 장착할 수 있어 고객의 설계 자유도를 높일 수 있다고 설명했다.

또한 실리콘관통전극(TSV) 기술을 통해 시스템반도체의 데이터 처리속도를 획기적으로 향상시킬 수 있고 전력 효율도 높일 수 있다.

TSV(Through Silicon Via)는 와이어를 이용해 칩을 연결하는 기존 방식(와이어 본딩)과 달리 칩에 미세한 구멍을 뚫어 상단 칩과 하단 칩을 전극으로 연결하는 패키징 기술이다. 속도와 소비전력을 크게 개선할 수 있다는 장점이 있다.

뿐만 아니라 'X-cube'는 위아래 칩의 데이터 통신 채널을 고객 설계에 따라 자유자재로 확장할 수 있다. 신호 전송 경로 또한 최소화할 수 있어 데이터 처리 속도 극대화할 수 있다.

이 기술은 슈퍼컴퓨터·인공지능·5G 등 고성능 시스템반도체를 요구하는 분야는 물론 스마트폰과 웨어러블 기기의 경쟁력을 높일 수 있는 핵심 기술로 활용될 것으로 예상된다.

이와 함께 글로벌 팹리스(반도체 생산라인이 없는 설계전문 업체) 고객은 삼성전자가 제공하는 'X-cube' 설계방법론과 툴을 활용해 EUV 기술 기반 5, 7나노 공정 칩 개발을 바로 시작할 수 있다.

삼성전자 관계자는 "이미 검증된 바 있는 삼성전자의 양산 인프라를 이용할 수 있기 때문에 개발 오류를 빠르게 확인하며 칩 개발 기간을 줄일 수 있을 것"이라고 말했다.

삼성전자의 EUV 기반 시스템반도체 3D 적층 기술은 파운드리(반도체 수탁생산) 최대 경쟁사인 대만의 TSMC보다 1년가량 앞선 것으로 평가된다.

TSMC의 경우 작년 3D 적층기술을 공개하고 내년 양산 계획을 밝혔지만, 아직까지 시장에 실체를 내놓은 적은 없다.

강문수 삼성전자 파운드리사업부 마켓전략팀 전무는 "EUV 장비가 적용된 첨단 공정에서도 TSV 기술을 안정적으로 구현해냈다"며 "삼성전자는 반도체 성능 한계 극복을 위한 기술을 지속 혁신해 나가겠다"고 밝혔다.

한편 삼성전자는 오는 16일부터 18일까지 온라인으로 진행되는 HPC·AI 등의 고성능 반도체 관련 연례 학술 행사인 '핫 칩스(Hot Chips) 2020'에서 'X-Cube'의 기술 성과를 공개할 계획이다.

변동진 기자

저작권자 © 한스경제 무단전재 및 재배포 금지